mos管上拉电阻和下拉电阻区别图文详解-KIA MOS管
信息来源:本站 日期:2024-07-11
上拉电阻:将一个不确定信号(高或低电平),通过一个电阻与电源VCCQ相连,固定在高电平;
下拉电阻:将一个不确定信号(高或低电平),通过一个电阻与地GND相连,固定在低电平。
上拉是对器件注入电流;灌电流;当一个接有上拉电阻的IO端口设置为输入状态时,它的常态为高电平;
下拉电阻:下拉是从器件输出电流;拉电流;当一个接有下拉电阻的IO端口设置为输入状态时,它的常态为低电平。
上拉电阻和下拉电阻的使用场景不同。
在实际电路中我们会经常遇到器件输出电压幅度不足的情况,如果前级只能输出0V-3V的电平,而后级系统需要一个0V-5V的高电平或者低电平,就可以利用上拉电阻,强制拉高前级的输出电压,但是这种方式只能够将电压拉到3V-5V之间。
同样,当输出低电平不够低时,可以利用下拉电阻将低电平拉低,至于能够拉到多少电压,取决于电阻的阻值。
在MOS管的开关电源中,一般会在NMOS管上加一个下拉电阻,在PMOS管栅加一个上拉电阻,大概在10K左右。
通常它起到这三个作用:
给MOS管栅极确定电平
防止静电击穿
提供放电路径
MOS管在上电的时候会有一段时间呈现高阻态,在导通的情况下这种状态是不受控制的,NMOS可能会受到高电频干扰,PMOS会受到低电频干扰,这很容易导致开关管被烧毁。
这时增加电阻能够让栅极是一个确定的电平,不再是一个高阻态。也就是说MOS管在上电时会一直保持关闭状态,直到单片机控制它的开关。
此外,在呈现高阻态时容易积累一些静电电荷,在一定程度时会在GS之间形成高电压,MOS管容易击穿并损坏,也需要电阻来进行固定电平。
提供放电路径这个我们之前讲过,原因是mos管的GS存在寄生电容,电阻在断电时为寄生电容提供一个放电路径。
总结:
上拉电阻的目的是为了保证GPIO(低电平有效)无信号输入时输入端的电平为高电平,相反的,下拉电阻是为了保证GPIO(高电平有效)无信号输入时输入端的电平为低电平。
联系方式:邹先生
联系电话:0755-83888366-8022
手机:18123972950(微信同号)
QQ:2880195519
联系地址:深圳市福田区金田路3037号金中环国际商务大厦2109
请搜微信公众号:“KIA半导体”或扫一扫下图“关注”官方微信公众号
请“关注”官方微信公众号:提供 MOS管 技术帮助
免责声明:本网站部分文章或图片来源其它出处,如有侵权,请联系删除。